МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ ОДНОНЕЙРОННОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA

Автор(и)

  • П. І. Кравець Національний технічний університет України «Київський політехнічний інститут»
  • В. А. Жеребко Національний технічний університет України «Київський політехнічний інститут»
  • В. М. Шимкович Національний технічний університет України «Київський політехнічний інститут»

Ключові слова:

під-регулятор, однонейронний під-регулятор

Анотація

Запропоновано методику апаратно-програмної реалізації нейромережевого ПІД-регулятора на FPGA-кристалі. Наведено покроковий алгоритм синтезу такого регулятора. Моделювання виконано в середовищі MATLAB та засобами Xilinx System Generator. Розглянуто конкретний приклад синтезу системи управління з використанням однонейронного ПІД-регулятора. Виконані розрахунки що до оптимальності розрядної сітки даних, що забезпечують правильність функціонування ПІД-регулятора.

Біографії авторів

П. І. Кравець, Національний технічний університет України «Київський політехнічний інститут»

доцент

В. А. Жеребко, Національний технічний університет України «Київський політехнічний інститут»

асистент

В. М. Шимкович, Національний технічний університет України «Київський політехнічний інститут»

асистент

Посилання

1. Хайкин С. Нейронные сети: полный курс : 2-е издание ; [пер. с англ.] / Хайкин С. — М. : Издательский дом «Ви-льямс», 2006. — 1104 с.
2. Нейроуправление и его приложения. Кн. 2. Сигеру Омату, Марзуки Халид, Рубия Юсоф ; пер. с англ. Н. В. Батина; Под ред. А. И. Галушкина, В. А. Птичкина. — М. : ИПРЖР, 2000. — 272 с.
3. Капитанов В. Д. Построение на ПЛИС фирмы XILINX высокопроизводительных нейронных сетей [Електронний ресурс] / В. Д. Капитанов, В. Г. Мистюков // Материал подготовлен и опубликован фирмой Scan Engineering Telecom
(г. Воронеж). — Режим доступу : http://www.khalus.com.ua/data/components/set/publications.html.
4. Алюшин М. В. Аппаратная реализация быстродействующих нейросетей на основе программируемой логики фирм AMD, ALTERA, XILINX / М. В. Алюшин // Нейроинформатика. Часть 2. — М. : МИФИ, 1999. — С. 18—24.
5. Xilinx System Generator v2.1 Reference Guide. 2002. — 148 c.

##submission.downloads##

Переглядів анотації: 122

Опубліковано

2010-11-12

Як цитувати

[1]
П. І. Кравець, В. А. Жеребко, і В. М. Шимкович, «МЕТОДИКА АПАРАТНО-ПРОГРАМНОЇ РЕАЛІЗАЦІЇ ОДНОНЕЙРОННОГО НЕЙРОМЕРЕЖЕВОГО ПІД-РЕГУЛЯТОРА НА FPGA», Вісник ВПІ, вип. 3, с. 148–152, Листоп. 2010.

Номер

Розділ

Інформаційні технології та комп'ютерна техніка

Метрики

Завантаження

Дані завантаження ще не доступні.

Статті цього автора (авторів), які найбільше читають