Аutomatic synthesis of fast Fourier transform devices from graphical level

Authors

  • A. O. Melnyk Національний університет «Львівська політехніка»
  • I. D. Yakovlieva Чернівецький національний університет імені Юрія Федьковича

Keywords:

automated synthesis, algorithm flow graph, structural matrix, vhdl, fpld, fft processor

Abstract

The design of fast Fourier transform devices using the method of algorithmic operation devices design synthesis from graphical representation of realized algorithms is suggested in the article. Their automatic synthesis for various numbers of input data with different word length and their comparative evaluation is performed.

Author Biographies

A. O. Melnyk, Національний університет «Львівська політехніка»

завідувач кафедри електронно-обчислювальних машин

I. D. Yakovlieva, Чернівецький національний університет імені Юрія Федьковича

асистент кафедри комп’ютерних систем та мереж

References

1. Суворова Е. А. Проектирование цифровых систем на VHDL / Е. А.Суворова, Ю. Е. Шейнин. — СПб. : БХВ–Петербург, 2003. — 556 с.
2. Madisetti V. K. Digital Signal Processing Handbook / Vijay K. Madisetti. — Boca Raton : CRC Press, 2009. — 904 р.
3. Мельник А. О. Спеціалізовані комп’ютерні системи реального часу / А. О. Мельник. — Львів : Вид-во Національ-ного університету «Львівська політехніка», 1996. — 60 с.
4. LogiCORE IP Fast Fourier Transform v7.1 / Product Specification [Електронний ресурс], 2010. — Режим доступу :
http://www.xilinx.com/support/documentation/ip_documentation/xfft_ds260.pdf.
5. Direct and Inverse Fast Fourier Transformations IP Cores [Електронний ресурс], 2008. — Режим доступу :
http://intron-innovations.com/datasheets/1_IP_Cores/4_Fast_Orthogonal/fft_datasheet.pdf.
6. CoreFFT Fast Fourier Transform / DirectСщку [Електронний ресурс], 2007. — Режим доступу :
http://www.actel.com/ipdocs/CoreFFT_DS.pdf.
7. FFT_PIPE IP Core for Xilinx FPGAs [Електронний ресурс], 2010. — Режим доступу :
http://www.dilloneng.com/fft_ip/pipelined-fft/fft_pipe-ip-core-for-xilinx-fpgas.
8. RAD3 IP Cores Series: N-Point FFT/IFFT/ Product Brief [Електронний ресурс], 2010. — Режим доступу :
http://www.rad3comm.com/uploads/FFT.pdf
9. ALDEC FFT IP Core Data Sheet [Електронний ресурс], 2006. — Режим доступу:
http://ftp.aldec.com/Controls/ByteArrayHttpHandler.axd?key=ReleaseNotes_Product_e374ae84-55ca-492e-842d-680dacabc780&type=application%2Fpdf&name=IC-FFT.pdf&size=0.
10. Мельник А. О. Метод перетворення графічного подання алгоритму в його апаратну модель / А. О. Мельник,
І. Д. Яковлєва // Науковий вісник Чернівецького ун-ту. Фізика. Електроніка. Вип. 423. — Чернівці : Чернівецький націо-нальний університет імені Юрія Федьковича, 2008. — С. 19—23. — (Тематичний випуск: Комп’ютерні системи та компоненти).
11. Мельник А. О. Особливості побудови структурної матриці потокових графів алгоритмів з множинними операціями / А. О. Мельник, І. Д. Яковлєва // Технічні науки. — 2008. — № 5 — С. 117—120.

Downloads

Abstract views: 136

Published

2010-11-12

How to Cite

[1]
A. O. Melnyk and I. D. Yakovlieva, “Аutomatic synthesis of fast Fourier transform devices from graphical level”, Вісник ВПІ, no. 3, pp. 122–127, Nov. 2010.

Issue

Section

Information technologies and computer sciences

Metrics

Downloads

Download data is not yet available.

Most read articles by the same author(s)